Lauterbach und Kernkonzept präsentieren branchenführende Hypervisor-Lösung für Arm Cortex-R82AE

Lauterbach und Kernkonzept haben als erste Hersteller eine Hypervisor-Lösung für die Arm® Cortex®-R82AE-CPU entwickelt, welche Entwicklern von Software Defined Vehicle (SDV)-Architekturen Einblick in den gesamten SDV-Software-Stack gibt und es ihnen ermöglicht, mit der Softwareentwicklung zu beginnen, bevor entsprechende System-on-a-Chip (SoCs) Mehr

Lauterbach and Kernkonzept present Leading Edge Hypervisor Solution for Arm Cortex-R82AE

Lauterbach and Kernkonzept were the first to develop a hypervisor solution for the Arm® Cortex®-R82AE CPU that gives developers of Software Defined Vehicle (SDV) architectures insight into the full SDV software stack and enables them to start software development before Mehr

Lauterbach und Kernkonzept ermöglichen Entwicklung von virtualisierten RISC-V Systemen

Als erster Anbieter in der Branche ermöglichen Lauterbach und Kernkonzept den Architekten von virtualisierten Softwaresystemen, mit der Entwicklung und dem Test auf zukünftigen RISC-V-Plattformen zu beginnen, noch bevor entsprechende System-on-a-Chip (SoCs) in Silizium verfügbar sind. Um Workloads gemischter Kritikalität mit Mehr

Lauterbach and Kernkonzept Enable Development of Virtualized RISC-V Systems

To execute mixed-critical workloads with different security levels on a high-performance processor, strong isolation including the respective operating systems is essential. To achieve this, developers can virtualize the underlying hardware with the help of a hypervisor, whereby workloads with different Mehr

Lauterbach kündigt Debug- und Trace-Unterstützung für Synopsys ARC-V Processor IP an

Lauterbach erweitert seine branchenführenden TRACE32® Debug- und Trace-Tools um Unterstützung für Synopsys‘ RISC-V-Befehlssatz-basierte ARC-V™ Prozessor-IP. Diese Unterstützung umfasst vollständiges Debugging und Tracing der ARC-V Prozessor-IP, einschließlich derer auf herstellerspezifischen Hardware-Implementierungen, Unterstützung für virtuelle Targets und TRACE32® Instruction Set Simulators (ISS). Mehr

Lauterbach Supports Renesas’ 3⁠2⁠-⁠b⁠i⁠t⁠-⁠R⁠I⁠S⁠C⁠-⁠V⁠ Microcontrollers

Lauterbach’s TRACE32® development tools now support Renesas’ first 32-bit RISC-V® general-purpose Microcontroller group  for cost-sensitive and low-power embedded applications. TRACE32® tools support includes debugging of the RISC-V processor core as well as read and write access to the chip’s internal Mehr

Lauterbach unterstützt 3⁠2⁠-⁠B⁠i⁠t⁠-⁠R⁠I⁠S⁠C⁠-⁠V⁠-Mikrocontroller von Renesas

Die TRACE32®-Entwicklungswerkzeuge von Lauterbach unterstützen jetzt die erste 32-Bit-RISC-V®-Allzweck-Mikrocontrollerfamilie von Renesas für kostensensitive und energiesparende Embedded-Anwendungen. Die TRACE32®-Tools unterstützen das Debugging des RISC-V-Prozessorkerns sowie den Lese- und Schreibzugriff auf den internen Flash-Speicher des Chips. Der neue Mikrocontroller (MCU) R9A02G021 verfügt Mehr

Lauterbach Announces TRACE32 Debug and Trace Support for Latest Synopsys ASIP Designer Tool

Lauterbach’s TRACE32® tools now offer interoperability with the latest Synopsys ASIP Designer™ tool for designing application-specific instruction-set processors (ASIPs) and programmable accelerators. TRACE32 support includes debugging the ASIP cores on a hardware implementation or in the Synopsys instruction-set simulator. Lauterbach Mehr

Lauterbach kündigt TRACE32 Debug- und Trace-Unterstützung für das neueste Synopsys ASIP Designer Tool an

Die TRACE32®-Entwicklungstools von Lauterbach bieten jetzt Interoperabilität mit dem neuesten Synopsys ASIP Designer™-Tool für den Entwurf anwendungsspezifischer Befehlssatzprozessoren (ASIPs) und programmierbarer Beschleuniger. Die TRACE32-Unterstützung umfasst das Debugging der ASIP-Cores auf einer Hardware-Implementierung oder im Synopsys-Simulator für Befehlssätze. Lauterbach erweitert die Mehr